English | 日本語
その他のバージョンを表示
|
SDAccel 開発ツールを使用したアクセラレーション アプリケーションの開発方法
| チュートリアル | カーネル | 説明 |
| RTL カーネル入門 | RTL | このチュートリアルでは、SDAccel 環境を使用して RTL カーネルを FPGA にプログラムし、よく使用される開発フローでハードウェア エミュレーションをビルドする方法について説明します。 |
| C と RTL の混合 | C および RTL | RTL カーネルと OpenCL™ カーネルを含むアプリケーションを使用して SDAccel™ 環境フローとさまざまなデザイン解析機能を試してみます。 |
| 複数の計算ユニットの使用 | C および RTL | FPGA のカーネル インスタンス数を増加する柔軟なカーネル リンキング プロセスを使用して、統合したホスト カーネル システムの並列処理を改善する方法を説明します。 |
| ホスト コードの最適化 | C および RTL | デザインにホスト コード最適化手法を適用する方法を説明します。 |
| 複数 DDR バンクの使用 | C および RTL | 複数の DDR を使用してカーネルとグローバル メモリ間のデータ転送を向上する方法を説明します。 |
| チュートリアル | カーネル | 説明 |
| Vivado インプリメンテーションの制御 | RTL | プロジェクトをインプリメントする際に Vivado® ツール フローを制御する方法を説明します。 |
Copyright© 2019 Xilinx

